PCI-SIG確認PCIe 5.0/6.0將使用新線纜設計,名為「CopprLink」

近日PCI-SIG在美國丹佛科羅拉多會議中心舉行了SC23會議,向成員展示了PCIe技術演示和新的PCI快速線纜命名方案,強調了PCIe技術是高性能計算互連的首選。PCI-SIG表示,PCIe內部和外部線纜新命名方案為「CopprLink」,目前正在制定PCIe 5.0和PCIe 6.0的內部和外部線纜規范,目標是今年內發布。

PCI-SIG的演示重點是高性能計算(HPC),因此CopprLink可能會將目標放在了接口的數據傳輸上,以便為下一代平台上的各種設備提供最佳的傳輸帶寬,供電問題或許不是考慮的重點。如果CopprLink與供電密切相關,那麼應該會努力解決當前12VHPWR標准遇到的一些問題。雖然「12V-2×6 PCIe 6.0」連接器新設計已經發布了,不過似乎還有改進的餘地。

PCI-SIG確認PCIe 5.0/6.0將使用新線纜設計,名為「CopprLink」

PCI-SIG早在去年1月就發布了PCIe 6.0規范,主要面向數據密集型市場,比如高性能計算、數據中心、邊緣計算、人工智慧和機器學習(AI/ML)、汽車、物聯網(IoT)以及航空航天等,並進一步加強了PCI Express作為高速互聯的接口。PCIe 6.0規范將數據傳輸速率提高到64 GT/s,相比PCIe 5.0規范提高了一倍,16通道可以提供高達256 GB/s的最大雙向帶寬。

此外,PCIe 6.0規范利用基於固定大小流控制單元(Flit)的編碼,允許使用低延遲前向糾錯(FEC)和四級脈沖幅度調制(PAM4)信令和強循環冗餘校驗(CRC)。當然,PCIe 6.0規范保持了與以往PCIe技術的兼容性,支持與數以萬計現有產品的連接。

來源:超能網