PCIe 6.0規范進入最終草案階段:×16通道單向速度達128 GB/s

PCI-SIG在2019年6月開始PCIe 6.0相關工作,在經歷了兩年零四個月後,目前PCIe 6.0已經到了0.9版本,相當於最終草案階段。PCI-SIG成員正在對技術進行內部審查,以確保其智慧財產權和專利。除非出現重大問題,否則不允許進行任何功能上的修改。這意味著相關的公司可以開始在產品中採用PCIe 6.0,以確保產品符合規范草案。

PCIe 6.0規范進入最終草案階段:×16通道單向速度達128 GB/s

據了解,1.0版本將會在今年年底或明年初公布。

PCIe 6.0將把數據傳輸速率從PCIe 5.0的32 GT/s和PCIe 4.0的16 GT/s提高到每引腳64 GT/s,PCIe 6.0 ×16通道單向理論數據傳輸速度達到了128 GB/s(雙向256 GB/s)。為了提高數據傳輸速率和帶寬,新接口採用了四級脈沖振幅調制(PAM4)信令,這種信令也被用於像InfiniBand這種高端網絡技術以及GDDR6X記憶體等地方。此外,PCIe 6.0還採用了低延遲前向糾錯(FEC),以確保高效率運行。

PCIe 6.0規范進入最終草案階段:×16通道單向速度達128 GB/s

就像PCI-SIG設計的其他規范一樣,每個PCI Express規范都有五個主要的節點。

  • 0.3版本:概念。該草案描述了需要實現的目標和實現這些目標的方法。就PCIe 6.0而言,是指提出了64 GT/s數據傳輸速率、PAM4信令和FEC。

  • 0.5版本:第一稿。這個版本必須完全解決0.3草案中設定的目標,它還包括所有的架構方面和要求。此外,它還包含了來自各相關方的反饋意見,此時PCI-SIG的成員可以將功能添加到正在制定的規范中。PCI-SIG在2020年2月底發布了PCIe 6.0規范的0.5版本。

  • 0.7版本:完整草案。這個版本必須有一套完整的功能需求和方法定義,因為在這個版本之後不能再增加新的功能了。此外,電氣規范必須已經使用測試晶片進行了驗證。在這一點上,PCI-SIG成員可以提出新接口的不同實現。

  • 0.9版本:最終草案。此時,PCI-SIG成員正在對技術進行內部審查,以確保其智慧財產權和專利。同時,不允許進行任何功能上的修改。

  • 1.0版本:最終版本。從這個版本開始,所有的更改和增強都必須通過正式的勘誤表文檔和工程變更通知(ECN)。

支持PCIe 6.0規范的產品並不會那麼快上市,預計支持的平台產品將在2023年底或2024年的某個時候才上市。這個可以參考此前的PCIe 5.0規范,PCI-SIG在2019年5月底公布了PCIe 5.0規范的最終版本,實際上首批支持該技術的產品直到2021年底才出現。

來源:超能網